計(jì)算機(jī)組成原理(第3版)
- 所屬分類:
- 作者:
張鈞良,林雪明 編著
- 出版社:
電子工業(yè)出版社
- ISBN:9787121113529
- 出版日期:2010-8-1
-
原價(jià):
¥36.00元
現(xiàn)價(jià):¥27.00元
-
本書信息由合作網(wǎng)站提供,請(qǐng)前往以下網(wǎng)站購(gòu)買:
圖書簡(jiǎn)介
本書是專門為高職高專的計(jì)算機(jī)專業(yè)及相關(guān)專業(yè)編寫的計(jì)算機(jī)課程教材。
全書按基礎(chǔ)、組成、系統(tǒng)三個(gè)層次介紹了計(jì)算機(jī)的組成原理;A(chǔ)部分包括計(jì)算機(jī)系統(tǒng)概論、信息編碼及其在計(jì)算機(jī)中的表示、組成計(jì)算機(jī)硬件的基本器件、機(jī)器數(shù)的運(yùn)算方法;組成部分包括運(yùn)算器、指令系統(tǒng)、主存儲(chǔ)器和中央處理器;系統(tǒng)部分包括計(jì)算機(jī)的存儲(chǔ)系統(tǒng)、系統(tǒng)總線、外圍設(shè)備和輸入/輸出系統(tǒng)。
本書針對(duì)高職和高專教學(xué)特點(diǎn)組織內(nèi)容,立足于計(jì)算機(jī)專業(yè),并兼顧非計(jì)算機(jī)專業(yè),注重內(nèi)容的先進(jìn)性、實(shí)用性,以教授技能為主,但不忽視理論知識(shí)。
本書以通俗的語(yǔ)言介紹了計(jì)算機(jī)組成的基本原理,層次清晰,內(nèi)容豐富,重點(diǎn)突出,語(yǔ)言簡(jiǎn)潔,深入淺出,通俗易懂,例題豐富,圖文并茂,注重理論與實(shí)踐相結(jié)合,力求反映微機(jī)技術(shù)的最新發(fā)展趨勢(shì),適合學(xué)生循序漸進(jìn)地學(xué)習(xí)。每章后均附有相當(dāng)數(shù)量的習(xí)題可供教師布置作業(yè),并提供了參考答案。本書是高職高專層次計(jì)算機(jī)專業(yè)及相關(guān)專業(yè)的合適教材,也可作為有關(guān)職業(yè)人員的學(xué)習(xí)參考。
目錄
第1章 計(jì)算機(jī)系統(tǒng)概論
1.1 計(jì)算機(jī)系統(tǒng)簡(jiǎn)介
1.1.1 計(jì)算機(jī)硬件和軟件的概念
1.1.2 計(jì)算機(jī)的基本組成
1.1.3 計(jì)算機(jī)程序、指令和語(yǔ)言
1.1.4 計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)
1.2 計(jì)算機(jī)的分類及其應(yīng)用
1.2.1 計(jì)算機(jī)的分類
1.2.2 計(jì)算機(jī)的應(yīng)用
1.3 計(jì)算機(jī)的特點(diǎn)和主要性能指標(biāo)
1.3.1 計(jì)算機(jī)的特點(diǎn)
1.3.2 計(jì)算機(jī)硬件的主要技術(shù)指標(biāo)
1.4 電子計(jì)算機(jī)的發(fā)展
1.4.1 電子計(jì)算機(jī)的發(fā)展歷史
1.4.2 微型計(jì)算機(jī)的發(fā)展
1.4.3 計(jì)算機(jī)的發(fā)展展望
習(xí)題1
第2章 信息編碼及其在計(jì)算機(jī)中的表示
2.1 信息的數(shù)字化編碼和信息的數(shù)據(jù)類型
2.1.1 信息的數(shù)字化編碼
2.1.2 信息的數(shù)據(jù)類型
2.2 進(jìn)位計(jì)數(shù)制及其相互轉(zhuǎn)換
2.2.1 常用的進(jìn)位計(jì)數(shù)制
2.2.2 常用進(jìn)位計(jì)數(shù)制間的相互轉(zhuǎn)換
2.3 非數(shù)值數(shù)據(jù)的表示
2.3.1 字符數(shù)據(jù)的表示
2.3.2 漢字編碼
2.4 數(shù)值數(shù)據(jù)的表示和運(yùn)算
2.4.1 機(jī)器數(shù)
2.4.2 定點(diǎn)數(shù)的原碼、反碼、補(bǔ)碼和移碼
2.4.3 定點(diǎn)數(shù)和浮點(diǎn)數(shù)
2.4.4 十進(jìn)制數(shù)的編碼
2.5 數(shù)據(jù)校驗(yàn)碼
2.5.1 碼制的距離
2.5.2 奇偶校驗(yàn)碼
2.5.3 漢明校驗(yàn)碼
2.5.4 循環(huán)冗余校驗(yàn)碼
習(xí)題2
第3章 組成計(jì)算機(jī)硬件的基本器件
3.1 邏輯代數(shù)與邏輯電路
3.1.1 邏輯代數(shù)
3.1.2 邏輯電路
3.2 組合邏輯電路
3.2.1 加法器
3.2.2 算術(shù)邏輯單元
3.2.3 譯碼器
3.2.4 數(shù)據(jù)選擇器
3.3 時(shí)序邏輯電路
3.3.1 觸發(fā)器
3.3.2 寄存器
3.3.3 計(jì)數(shù)器
3.4 總線緩沖器和總線控制器
3.4.1 總線緩沖器
3.4.2 總線控制器
3.5 時(shí)鐘發(fā)生器
3.5.1 時(shí)鐘發(fā)生器芯片8284介紹
3.5.2 8284與CPU的連接
習(xí)題3
第4章 機(jī)器數(shù)的運(yùn)算方法及運(yùn)算器
4.1 機(jī)器數(shù)的加減運(yùn)算及其實(shí)現(xiàn)
4.1.1 原碼加法
4.1.2 補(bǔ)碼加法
4.1.3 減法運(yùn)算
4.1.4 補(bǔ)碼加減運(yùn)算線路的實(shí)現(xiàn)
4.2 定點(diǎn)乘法及其實(shí)現(xiàn)
4.2.1 原碼一位乘法及其實(shí)現(xiàn)
4.2.2 定點(diǎn)補(bǔ)碼一位乘法及其實(shí)現(xiàn)
4.2.3 原碼兩位乘法
4.2.4 補(bǔ)碼兩位乘法
4.3 定點(diǎn)除法及其實(shí)現(xiàn)
4.3.1 定點(diǎn)原碼除法
4.3.2 定點(diǎn)補(bǔ)碼除法
4.4 浮點(diǎn)數(shù)的算術(shù)運(yùn)算
4.4.1 浮點(diǎn)數(shù)的補(bǔ)碼加法運(yùn)算
4.4.2 浮點(diǎn)數(shù)的乘法運(yùn)算
4.4.3 浮點(diǎn)數(shù)的除法運(yùn)算
4.5 運(yùn)算器的組成和結(jié)構(gòu)
4.5.1 算術(shù)邏輯單元ALU
4.5.2 通用寄存器組
4.5.3 狀態(tài)寄存器
4.5.4 數(shù)據(jù)通路
4.5.5 運(yùn)算器的基本結(jié)構(gòu)
4.5.6 運(yùn)算器組成實(shí)例
4.6 浮點(diǎn)運(yùn)算器
4.6.1 浮點(diǎn)運(yùn)算器的硬件配置
4.6.2 80387的主要性能
4.6.3 80387的內(nèi)部結(jié)構(gòu)
4.6.4 80387的硬件特性
4.6.5 協(xié)處理器的工作方式
習(xí)題4
第5章 指令系統(tǒng)
第6章 存儲(chǔ)器系統(tǒng)
第7章 中央處理器
第8章 系統(tǒng)總線
第9章 外圍設(shè)備與多媒體技術(shù)
第10章 輸入輸出系統(tǒng)
第11章 計(jì)算機(jī)組成實(shí)驗(yàn)指南
習(xí)題答案
參考文獻(xiàn)